Обобщенная структура ЗУ

Общие понятия

ЗУ – это совокупность аппаратных средств, предназначенных для записи, хранения и считывания информации. Основой любого типа ЗУ является запоминающий элемент ЗЭ, предназначенный для хранения одного бита информации. Независимо от типа ЗУ в качестве ЗЭ обычно применяется элемент с двумя устойчивыми состояниями, обеспечивающий хранение кода единицы или кода нуля. Количество ЗЭ, к которым производится одновременное обращение при записи и считывании информации, образует ячейку ЗУ. Все ячейки ЗУ последовательно нумеруются, начиная с нуля. Порядковый номер ячейки ЗУ называется ее адресом.

Совокупность ячеек ЗУ с неповторяющимися адресами образует модуль ЗУ. В пределах модуля ЗУ возможно одновременное обращение только к одной ячейке ЗУ. По конструктивным и технологическим соображениям модули ЗУ объединяются в блоки.

ЗУ в зависимости от технических характеристик могут быть следующих типов:

1) сверхоперативные;

2) оперативные;

3) постоянные;

4) долговременные.

Совокупность ЗУ всех типов, объединенных в одну систему, управляемую процессором называют памятью электронной управляющей системы.

Покажем на рис. 1.13 структурную схему ЗУ.

Рис. 1.13. Структурная схема ЗУ

ЗУ состоит из накопителя (запоминающей части) и УУ.

Накопитель имеет k ячеек, каждая из которых представляет собой совокупность n запоминающих элементов (ЗЭ).

УУ ЗУ включает в себя схему выборки адреса СВА, регистр адреса РА, регистр слова РСл и управляющий автомат УА ЗУ.

РА служит для приема и хранения кода адреса ячейки ЗУ, поступающего по адресной шине АШ из процессора

СВА обеспечивает дешифрацию кода, полученного из РА и обращения к определенной ячейке запоминающей части.

РСл служит для хранения содержимого ячейки ЗУ при записи и считывании. Он играет роль буферного регистра при обмене информацией по информационной шине (ИШ) между процессором и ЗУ.

УА ЗУ предназначен для управления непосредственно записью ЗП и считыванием СЧ информации в ЗУ. Моменты времени начала записи и считывания координируются сигналами ЗП и СЧ, поступающими из процессора. На основании этих сигналов УА ЗУ вырабатывает свою определенную последовательность сигналов: y1 и y2 – при записи; y1 и y3 – при считывании.


Понравилась статья? Добавь ее в закладку (CTRL+D) и не забудь поделиться с друзьями:  



double arrow
Сейчас читают про: